
1、通过quaitusII创建一个block diagram/schematic file文件,当然也可以是HDL语言编写的文件。这里主要是为了方便说明13.0.1版本也是可以利用自带系统进行仿真的。
2、block文件编写完成后,点击开始编译按钮(start compilation),需要几分钟的软件编译就会自动结束。
3、注:编译可以帮助我们检查程序,会有错误/警告等信息的提示。
4、为了仿真我们需要添加信号源,通过file——new打开一个弹窗,我们选中:
5、Verification/Debugging files——university program VWF。
6、在新弹出的窗口中,点击:Node finder。
7、注:这样可以列出我们block程序中的所有端子,便于进行与信号源的分配。在新的弹窗中,我们点击:list,列出所有输入输出端子后,我们点击全部转移icon。然后点击:ok。
8、在新的窗口中,针对每一个输入,我们可以每项都点击clock icon进行频率的设置。
以上设置完毕,在仿真方面,我们通过simlation——options,在新的小弹窗中,我们选中:quartusII simulator。
9、此时会弹出一个新的仿真界面,我们点击:RTL simulation icon就开始仿真了。

